打印页面
439 有货
需要更多?
2 件可于 3-4 个工作日内送达(新加坡 库存)
437 件可于 5-6 个工作日内送达(英国 库存)
数量 | 价钱 (含税) |
---|---|
1+ | CNY12.650 (CNY14.2945) |
10+ | CNY11.070 (CNY12.5091) |
50+ | CNY9.170 (CNY10.3621) |
100+ | CNY8.230 (CNY9.2999) |
250+ | CNY7.590 (CNY8.5767) |
500+ | CNY7.080 (CNY8.0004) |
1000+ | CNY6.710 (CNY7.5823) |
2500+ | CNY6.450 (CNY7.2885) |
包装规格:每个
最低: 1
多件: 1
CNY12.65 (CNY14.29 含税)
添加部件编号/注释行
此订单的信息已添加到您的订单确认邮件、发票和发货通知中。
该代码将添加到订单确认、发票、发货通知、订单确认电子邮件和产品标签中。
产品信息
制造商产品编号SN74LS112AN
库存编号3120061
逻辑系列/标号74LS112
触发类型JK
传播延迟时间15ns
频率30MHz
输出电流8mA
封装类型DIP
IC 外壳 / 封装DIP
针脚数16引脚
触发类型下降沿
芯片输出类型互补
电源电压最小值4.75V
电源电压最大值5.25V
逻辑芯片系列74LS
逻辑芯片标号74112
工作温度最小值0°C
工作温度最高值70°C
合规-
产品范围-
MSL-
SVHC(高度关注物质)No SVHC (27-Jun-2018)
产品概述
The SN74LS112AN is a dual J-K Negative-Edge-Triggered Flip-Flop with clear and preset. When preset and clear are inactive (high), data at the J and K inputs meeting the setup time requirements are transferred to the outputs on the negative-going edge of the clock pulse. Clock triggering occurs at a voltage level and is not directly related to the rise time of the clock pulse. Following the hold time interval, data at the J and K inputs may be changed without affecting the levels at the outputs. This versatile flip-flop can perform as toggle flip-flop by tying J and K high. The SN74S112A is characterized for operation from 0 to 70°C.
- Fully buffered to offer maximum isolation from external disturbance
- Quality and reliability
- Green product and no Sb/Br
技术规格
逻辑系列/标号
74LS112
传播延迟时间
15ns
输出电流
8mA
IC 外壳 / 封装
DIP
触发类型
下降沿
电源电压最小值
4.75V
逻辑芯片系列
74LS
工作温度最小值
0°C
合规
-
MSL
-
触发类型
JK
频率
30MHz
封装类型
DIP
针脚数
16引脚
芯片输出类型
互补
电源电压最大值
5.25V
逻辑芯片标号
74112
工作温度最高值
70°C
产品范围
-
SVHC(高度关注物质)
No SVHC (27-Jun-2018)
法律与环境
原产地:
进行最后一道重要生产流程所在的地区原产地:Malaysia
进行最后一道重要生产流程所在的地区
进行最后一道重要生产流程所在的地区原产地:Malaysia
进行最后一道重要生产流程所在的地区
税则号:85423990
US ECCN:EAR99
EU ECCN:NLR
RoHS 合规:是
RoHS
RoHS 邻苯二甲酸盐合规:是
RoHS
SVHC:No SVHC (27-Jun-2018)
下载产品合规证书
产品合规证书
重量(千克):.001579