打印页面
25 有货
需要更多?
25 件可于 5-6 个工作日内送达(英国 库存)
数量 | 价钱 (含税) |
---|---|
1+ | CNY36.950 (CNY41.7535) |
10+ | CNY32.330 (CNY36.5329) |
25+ | CNY26.790 (CNY30.2727) |
50+ | CNY24.030 (CNY27.1539) |
100+ | CNY22.170 (CNY25.0521) |
250+ | CNY20.700 (CNY23.391) |
500+ | CNY19.590 (CNY22.1367) |
1000+ | CNY18.840 (CNY21.2892) |
包装规格:每个
最低: 1
多件: 1
CNY36.95 (CNY41.75 含税)
添加部件编号/注释行
此订单的信息已添加到您的订单确认邮件、发票和发货通知中。
该代码将添加到订单确认、发票、发货通知、订单确认电子邮件和产品标签中。
产品信息
制造商产品编号SN74LS73AN
库存编号3006400
逻辑系列/标号74LS73
触发类型JK
传播延迟时间15ns
频率30MHz
输出电流8mA
封装类型DIP
IC 外壳 / 封装DIP
针脚数14引脚
触发类型下降沿
芯片输出类型互补
电源电压最小值4.75V
电源电压最大值5.25V
逻辑芯片系列74LS
逻辑芯片标号7473
工作温度最小值0°C
工作温度最高值70°C
合规-
产品范围-
MSL-
SVHC(高度关注物质)No SVHC (27-Jun-2018)
产品概述
The SN74LS73AN is a dual J-K Flip-flop with clear with LS technology and two independent J-K flip-flops with individual J-K, clock and direct clear inputs. The LS73A contains two independent negative-edge-triggered flip-flops. The J and K inputs must be stable one setup time prior to the high-to-low clock transition for predictable operation. When the clear is low, it overrides the clock and data inputs forcing the Q output low and the Q\ output high.
- TTL input and output
技术规格
逻辑系列/标号
74LS73
传播延迟时间
15ns
输出电流
8mA
IC 外壳 / 封装
DIP
触发类型
下降沿
电源电压最小值
4.75V
逻辑芯片系列
74LS
工作温度最小值
0°C
合规
-
MSL
-
触发类型
JK
频率
30MHz
封装类型
DIP
针脚数
14引脚
芯片输出类型
互补
电源电压最大值
5.25V
逻辑芯片标号
7473
工作温度最高值
70°C
产品范围
-
SVHC(高度关注物质)
No SVHC (27-Jun-2018)
法律与环境
原产地:
进行最后一道重要生产流程所在的地区原产地:Malaysia
进行最后一道重要生产流程所在的地区
进行最后一道重要生产流程所在的地区原产地:Malaysia
进行最后一道重要生产流程所在的地区
税则号:85423990
US ECCN:EAR99
EU ECCN:NLR
RoHS 合规:是
RoHS
RoHS 邻苯二甲酸盐合规:是
RoHS
SVHC:No SVHC (27-Jun-2018)
下载产品合规证书
产品合规证书
重量(千克):.001633