打印页面
可订购
制造商标准交货时间:58 周
有货时请通知我
数量 | 价钱 (含税) |
---|---|
1+ | CNY13.510 (CNY15.2663) |
10+ | CNY9.860 (CNY11.1418) |
50+ | CNY8.420 (CNY9.5146) |
100+ | CNY7.880 (CNY8.9044) |
250+ | CNY7.430 (CNY8.3959) |
500+ | CNY7.170 (CNY8.1021) |
1000+ | CNY6.810 (CNY7.6953) |
2500+ | CNY6.540 (CNY7.3902) |
包装规格:每个
最低: 1
多件: 1
CNY13.51 (CNY15.27 含税)
添加部件编号/注释行
此订单的信息已添加到您的订单确认邮件、发票和发货通知中。
该代码将添加到订单确认、发票、发货通知、订单确认电子邮件和产品标签中。
产品信息
制造商产品编号CD74HC138M
库存编号3119872
逻辑系列/标号74HC138
逻辑类型解码器/信号分离器
封装类型SOIC
IC 外壳 / 封装SOIC
逻辑芯片系列74HC
逻辑芯片标号74138
合规-
产品范围-
产品概述
The CD74HC138M is a 3-to-8 line high speed CMOS Decoder/Demultiplexer well suited to memory address decoding or data routing applications. It features low power consumption usually associated with CMOS circuitry, yet has speeds comparable to low power Schottky TTL logic. It has three binary select inputs (A0, A1 and A2). If the device is enabled, these inputs determine which one of the eight normally high outputs of the HC/HCT138 series will go low. Two active low and one active high enables (E1\, E2\ and E3) are provided to ease the cascading of decoders. The decoder's 8 outputs can drive 10 low power Schottky TTL equivalent loads.
- I/O Port or memory selector
- Three enable inputs to simplify cascading
- Balanced propagation delay and transition times
- Significant power reduction compared to LSTTL logic ICs
- High noise immunity
- Direct LSTTL input logic compatibility
- CMOS Input compatibility
- 10 LSTTL Load standard outputs
- 15 LSTTL Load bus driver outputs
- Green product and no Sb/Br
技术规格
逻辑系列/标号
74HC138
封装类型
SOIC
逻辑芯片系列
74HC
合规
-
逻辑类型
解码器/信号分离器
IC 外壳 / 封装
SOIC
逻辑芯片标号
74138
产品范围
-
CD74HC138M 的替代之选
找到 4 件产品
法律与环境
原产地:
进行最后一道重要生产流程所在的地区原产地:Mexico
进行最后一道重要生产流程所在的地区
进行最后一道重要生产流程所在的地区原产地:Mexico
进行最后一道重要生产流程所在的地区
税则号:85423990
US ECCN:EAR99
EU ECCN:NLR
RoHS 合规:是
RoHS
RoHS 邻苯二甲酸盐合规:是
RoHS
下载产品合规证书
产品合规证书
重量(千克):.00034