打印页面
2,169 有货
需要更多?
2169 件可于 5-6 个工作日内送达(英国 库存)
数量 | 价钱 (含税) |
---|---|
1+ | CNY6.470 (CNY7.3111) |
10+ | CNY4.160 (CNY4.7008) |
100+ | CNY3.410 (CNY3.8533) |
500+ | CNY3.290 (CNY3.7177) |
1000+ | CNY3.280 (CNY3.7064) |
2500+ | CNY3.270 (CNY3.6951) |
5000+ | CNY3.260 (CNY3.6838) |
包装规格:每个
最低: 1
多件: 1
CNY6.47 (CNY7.31 含税)
添加部件编号/注释行
此订单的信息已添加到您的订单确认邮件、发票和发货通知中。
该代码将添加到订单确认、发票、发货通知、订单确认电子邮件和产品标签中。
产品信息
制造商产品编号SN74HC74N
库存编号3120045
产品范围SNx4HC74
逻辑系列/标号74HC74
触发类型D
传播延迟时间15ns
频率60MHz
输出电流5.2mA
封装类型DIP
IC 外壳 / 封装DIP
针脚数14引脚
触发类型上升沿
芯片输出类型互补
电源电压最小值2V
电源电压最大值6V
逻辑芯片系列74HC
逻辑芯片标号7474
工作温度最小值-40°C
工作温度最高值85°C
合规-
产品范围SNx4HC74
MSL-
SVHC(高度关注物质)No SVHC (27-Jun-2018)
产品概述
The SN74HC74N is a dual D-type positive-edge-triggered Flip-flop with clear and preset. A low level at the preset (PRE) or clear (CLR) inputs sets or resets the outputs, regardless of the levels of the other inputs. When PRE and CLR are inactive (high), data at the data (D) input meeting the setup time requirements are transferred to the outputs on the positive-going edge of the clock (CLK) pulse. Clock triggering occurs at a voltage level and is not directly related to the rise time of CLK. Following the hold-time interval, data at the D-input can be changed without affecting the levels at the outputs.
- Wide operating voltage range
- Outputs can drive up to 10 LSTTL loads
- Low power consumption
- 15ns Typical TPD
- ±4mA Output drive at 5V
技术规格
逻辑系列/标号
74HC74
传播延迟时间
15ns
输出电流
5.2mA
IC 外壳 / 封装
DIP
触发类型
上升沿
电源电压最小值
2V
逻辑芯片系列
74HC
工作温度最小值
-40°C
合规
-
MSL
-
触发类型
D
频率
60MHz
封装类型
DIP
针脚数
14引脚
芯片输出类型
互补
电源电压最大值
6V
逻辑芯片标号
7474
工作温度最高值
85°C
产品范围
SNx4HC74
SVHC(高度关注物质)
No SVHC (27-Jun-2018)
技术文档 (1)
SN74HC74N 的替代之选
找到 2 件产品
法律与环境
原产地:
进行最后一道重要生产流程所在的地区原产地:Malaysia
进行最后一道重要生产流程所在的地区
进行最后一道重要生产流程所在的地区原产地:Malaysia
进行最后一道重要生产流程所在的地区
税则号:85423990
US ECCN:EAR99
EU ECCN:NLR
RoHS 合规:是
RoHS
RoHS 邻苯二甲酸盐合规:是
RoHS
SVHC:No SVHC (27-Jun-2018)
下载产品合规证书
产品合规证书
重量(千克):.006804