打印页面
562 有货
需要更多?
562 件可于 5-6 个工作日内送达(英国 库存)
数量 | 价钱 (含税) |
---|---|
1+ | CNY115.720 (CNY130.7636) |
10+ | CNY107.110 (CNY121.0343) |
25+ | CNY103.090 (CNY116.4917) |
50+ | CNY100.790 (CNY113.8927) |
100+ | CNY96.420 (CNY108.9546) |
包装规格:每个
最低: 1
多件: 1
CNY115.72 (CNY130.76 含税)
添加部件编号/注释行
此订单的信息已添加到您的订单确认邮件、发票和发货通知中。
该代码将添加到订单确认、发票、发货通知、订单确认电子邮件和产品标签中。
产品信息
制造商MICRON
制造商产品编号MT47H128M16RT-25E AIT:C
库存编号4050860
技术数据表
DRAM类型DDR2
存储密度2Gbit
记忆配置128M x 16位
时钟频率最大值400MHz
IC 外壳 / 封装FBGA
针脚数84引脚
额定电源电压1.8V
芯片安装表面安装
工作温度最小值-40°C
工作温度最高值95°C
产品范围-
产品概述
MT47H128M16RT-25E AIT:C is an DDR2 SDRAM. It uses a double data rate architecture to achieve high-speed operation. The double data rate architecture is essentially for 4n-prefetch architecture, with an interface designed to transfer two data words per clock cycle at the I/O balls. A single read or write access for the DDR2 SDRAM effectively consists of a single 4n-bit-wide, one-clock-cycle data transfer at the internal DRAM core and four corresponding n-bitwide, one-half-clock-cycle data transfers at the I/O balls.
- Operating voltage range is 1.0V to 2.3V (VSS)
- 128Meg x 16 configuration, AEC-Q100- qualified
- Packaging style is 84-ball 9mm x 12.5mm FBGA
- Timing (cycle time) is 2.5ns at CL = 5 (DDR2-800)
- Posted CAS additive latency (AL)
- Data rate is 800MT/s, differential data strobe (DQS, DQS#) option
- DLL to align DQ and DQS transitions with CK, duplicate output strobe (RDQS) option for x8
- Programmable CAS latency (CL)
- On-die termination (ODT), supports JEDEC clock jitter specification
- JEDEC-standard 1.8V I/O (SSTL_18-compatible), 8D response time
技术规格
DRAM类型
DDR2
记忆配置
128M x 16位
IC 外壳 / 封装
FBGA
额定电源电压
1.8V
工作温度最小值
-40°C
产品范围
-
存储密度
2Gbit
时钟频率最大值
400MHz
针脚数
84引脚
芯片安装
表面安装
工作温度最高值
95°C
技术文档 (1)
法律与环境
原产地:
进行最后一道重要生产流程所在的地区原产地:Taiwan
进行最后一道重要生产流程所在的地区
进行最后一道重要生产流程所在的地区原产地:Taiwan
进行最后一道重要生产流程所在的地区
税则号:85423239
US ECCN:EAR99
EU ECCN:NLR
RoHS 合规:是
RoHS
RoHS 邻苯二甲酸盐合规:是
RoHS
下载产品合规证书
产品合规证书
重量(千克):.000001