打印页面
图片仅用于图解说明,详见产品说明。
可订购
制造商标准交货时间:25 周
有货时请通知我
数量 | 价钱 (含税) |
---|---|
1+ | CNY541.030 (CNY611.3639) |
10+ | CNY436.130 (CNY492.8269) |
25+ | CNY434.720 (CNY491.2336) |
100+ | CNY434.010 (CNY490.4313) |
包装规格:每个
最低: 1
多件: 1
CNY541.03 (CNY611.36 含税)
添加部件编号/注释行
此订单的信息已添加到您的订单确认邮件、发票和发货通知中。
该代码将添加到订单确认、发票、发货通知、订单确认电子邮件和产品标签中。
产品信息
制造商产品编号AD9753ASTZ
库存编号4017886
技术数据表
分辨率 (Bits)12bit
采样率300MSPS
数据接口CMOS, 并行, TTL
电源电压范围3V 至 3.6V
ADC / DAC 封装类型LQFP
针脚数48引脚
输入通道类型并行
工作温度最小值-40°C
工作温度最高值85°C
汽车质量标准-
湿气敏感性等级MSL 3 - 168小时
SVHC(高度关注物质)No SVHC (21-Jan-2025)
产品概述
AD9753 是一款双复用端口、超高速、单通道、12 位 CMOS DAC。它集成了高质量 12 位 TxDAC+ 内核、电压基准和数字接口电路。AD9753 具有出色的交流和直流性能,同时支持高达 300 MSPS 的更新速率。AD9753 已针对高达 300 MSPS 的超高速应用进行了优化,在这些应用中,数据速率超过了单数据接口端口 DAC 可能达到的速率。数字接口由两个缓冲锁存器和控制逻辑组成。锁存器可通过多种方式与高速 DAC 进行时间复用。这种 PLL 驱动 DAC 锁存器的速度是外部时钟的两倍,能够交错处理来自两个输入通道的数据。由此产生的输出数据速率是两个输入通道的两倍。在禁用 PLL 的情况下,可提供外部 2 倍时钟,并在内部将其除以 2。应用包括通信: LMDS、LMCS、MMDS、基站、数字合成、QAM 和 OFDM。
- 出色的 SFDR 和 IMD 性能
- 25MHz 输出时 SFDR 至 Nyquist 为 69dB
- 内部时钟倍增 PLL,差分或单端时钟输入
- 片上 1.2V 基准电压,单 3.3V 电源操作
- 功率耗散为 155mW(典型值,3V,IOUTFS = 20mA)
- 分辨率为 12 位(最小值,TMIN 至 TMAX,AVDD = 3.3V)
- 积分线性误差 (INL) 为 ±0.5LSB(典型值,TMIN 至 TMAX,AVDD = 3.3V)
- 差分非线性度 (DNL) 为 ±0.4LSB(典型值,TMIN 至 TMAX,AVDD = 3.3V)
- 电源电压范围为 3.0 至 3.6V(TMIN 至 TMAX,AVDD = 3.3V)
- 48引脚LQFP封装,工作温度范围为-40°C至+85°C
注释
ADI 产品仅授权(和销售)给客户使用,不得转售或以其他方式转给任何第三方
技术规格
分辨率 (Bits)
12bit
数据接口
CMOS, 并行, TTL
ADC / DAC 封装类型
LQFP
输入通道类型
并行
工作温度最高值
85°C
汽车质量标准
-
SVHC(高度关注物质)
No SVHC (21-Jan-2025)
采样率
300MSPS
电源电压范围
3V 至 3.6V
针脚数
48引脚
工作温度最小值
-40°C
产品范围
Single 12-Bit Current Output DACs
湿气敏感性等级
MSL 3 - 168小时
法律与环境
原产地:
进行最后一道重要生产流程所在的地区原产地:Philippines
进行最后一道重要生产流程所在的地区
进行最后一道重要生产流程所在的地区原产地:Philippines
进行最后一道重要生产流程所在的地区
税则号:85423990
US ECCN:EAR99
EU ECCN:NLR
RoHS 合规:是
RoHS
RoHS 邻苯二甲酸盐合规:是
RoHS
SVHC:No SVHC (21-Jan-2025)
下载产品合规证书
产品合规证书
重量(千克):.000001